利用74ls138完成三人表决电路设计
三人表决电路就是有两个人,或三个人同意,输出就有效的电路。三个人,就是三个变量,ABC,这样,两个同意时,有011,101,110,三个人都同意时为111,这四个状态对应的输出为1。
表示赞成,0表示否定。011 101 110 111四种情况表决通过。A B C代表3个人,然后简化。或:Sa,Sb,Sc为三裁判按键,按下=1通过,S为开始键 真值表中绿色圈为通过组合,通过後LED亮。
将3-8译码器的输出OUT(7)作为一个4输入的或门的输入,或门的输出作为加法器的和;将3-8译码器的输出OUT(7)作为一个4输入的或门的输入。或门的输出作为加法器的进位输出。即完成了加法器的设计。回过头来分析:当加法器的输入分别为:a=1,b=0,ci=1时。
对应74ls138真值表(输出有效低电平),F=Y3+Y5+Y6+Y7=(Y3Y5Y6Y7),74ls138的4个输出Y3,Y5,Y6,Y7接到4输入与非门,与非门输出就是表决结果F。
用74LS138译码器设计三人表决电路仿真图如下。用4选一数据选择器74LS153设计的三人表决电路仿真图如下。
译码器的ABC做为输入端,Y3,Y5,Y6,Y7连在一个与非门上,令其输出为Y,若Y为高电频,则表决通过,Y为低电频则表决不通过。
220v电压两线都串上二极管电压是多少
这要看是怎么串联的了。如果两个二极管是对接的,那么电压就是0。如果两个二极管同方向接的,就等于是半波整流了,得到的是脉动的直流电。三种接法如下仿真图,得到的电压用电压表测量得到。
将220v交流电串联一个二极管后的等效电压110V,如果接有大滤波电容且负载很小时,电压为直流310V;220V交流电压经桥式整流后等效电压为220V,接有滤波电容后也为310V。
,二极管的正向电压降是 0.7v ,串联在 220v 市电中,可以忽略不计,但【输出电压】就是脉动直流电了,电压的【有效值】为:220v × 0.9 = 198v 。
在电路设计中,使用二极管进行降压是一种常见的方法。当220伏电源串接一个二极管时,二极管的正向导通电压约为0.7伏。因此,电路中的电压会降低,但这并非简单的线性关系。具体来说,二极管的正向导通电压约为0.7伏,这意味着电源输出的一部分电压会被二极管消耗。
相当于半波整流,去掉了正弦波的一半,电压为110V。
普通亮度的发光二极管比较耐用,即使加在其两端的反向电压较高,将管子击穿,但只要反向电流不大,反向电压撤去之后,管子还可以恢复正常工作,故这类管子只要串联一个200~300KΩ的限流电阻接于交流220V电路即可工作。电路如上图所示,限流电阻R一般选用W的金属膜电阻即可。
proteus里的输入输出排阻叫什么名字,找不到这个元件
那仿真图里用了两个排阻,在电阻类别中,子类别如下图所示,名称见下图的元件列表。
要搜索Resistors——RESPACK7或RESPACK8 排阻没有专用的上拉电阻,找到电阻就行了 ,只不过是用在引脚上。或者用排电阻做上拉电阻。下图就是排电阻,可以用在P0口上做上接电阻。排阻的英文是RESPACK-8。Proteus软件是英国公司出版的EDA工具软件。
在Proteus软件中,寻找排阻需要在Resistors类别下搜索RESPACK7或RESPACK8。值得注意的是,Proteus中没有专门的上拉电阻,因此找到合适的电阻即可。也可以使用排电阻作为上拉电阻,这在实际电路设计中非常常见。以P0口为例,排电阻可以用于上接电阻。排阻的英文名称为RESPACK-8。
在Proteus中查找排阻器件,可以通过输入关键词“RESPACK”来定位。Proteus提供了两种排阻器件:RESPACK-7和RESPACK-8。RESPACK-7适用于需要7个电阻的场景,而RESPACK-8则适合于需要8个电阻的情况。这两种排阻器件都是由多个电阻集成在一起,节省电路板空间,简化连接,同时保证了电阻的精度和稳定性。
如何用两个JK触发器实现计数功能?
1、先将2个JK触发器接成同步4进制加法计数器,再改成3进制加法器。当计数为3时,输出状态为11,利用11这个状态产生一个复位信号,使两个触发器复位回0,就不会出现计数的3了,最大数是2,即为要求的3进制计数器了。逻辑图(也即仿真图)如下,图中JK触发器是74LS112。
2、要用两个JK触发器实现计数功能,你可以将它们连接成一个同步的二进制计数器。这里是一个简单的步骤说明:连接触发器:将两个JK触发器的时钟输入连接到同一个时钟信号源。这样,它们会在相同的时钟脉冲下同步工作。触发器A的输出连接到触发器B的输入,同时可能还需要反馈到自己的输入。
3、要构建一个同步三进制加法计数器,我们首先利用两个JK触发器作为基础。JK触发器,如74LS112,以其多功能性在数字电路中扮演重要角色,它们支持置0、置保持和翻转操作,这使得它们成为构建其他触发器的理想选择,如D触发器和T触发器。首先,我们将这两个JK触发器连接成一个同步4进制加法计数器。
4、①画出计数器的状态转换图。②根据状态图得出JK各个状态变量的逻辑值。③将JK的逻辑状态代入卡诺图进行化简,得出JK表达式。④根据JK表达式,画出计数器的原理图。⑤仿真验证计数器的输出。以下为详细分解:①②步骤比较直观状态图如下。
求二,三,四位全加器在proteus上的仿真的电路图解
1、三位加法器仿真图,两个加数的输入的高A3,B3不用了,要接地,输出端的和也是3位的,高位A3就是进位输出了。二进制全加器用于门电路实现两个二进制数相加并求出和的组合线路,称为一位全加器。一位全加器可以处理低位进位,并输出本位加法进位。多个一位全加器进行级联可以得到多位全加器。
2、求二,三,四位全加器在proteus上的仿真的电路图解三位加法器仿真图,两个加数的输入的高A3,B3不用了,要接地,输出端的和也是3位的,高位A3就是进位输出了。二进制全加器用于门电路实现两个二进制数相加并求出和的组合线路,称为一位全加器。
3、在Proteus软件中,三位全加器的仿真图需要将输入的最高位接地,输出包括本位和进位。四位全加器,如74LS283,常用于级联以构成更高位的加法器。总之,加法器是构建更复杂数字逻辑电路的基础,通过理解和应用全加器,可以实现二进制数的高效加法运算。
4、在实验中,通过Proteus软件完成仿真电路的连接和功能测试,例如测试门电路逻辑功能、半加器的逻辑功能、全加器的逻辑功能。学生需要根据实验内容要求完成仿真电路的连接,并测试相应的输出逻辑电平。此外,学生还需要记录测试结果,进行分析和总结。